

# -PLAN DE VALIDATION-INTERFACE VIDEO VGA

Formation AJC FPGA - Eve CHAR



03 JUILLET 2023 EVE CHAR

# Table des matières

| I.   | VUE D'ENSEMBLE DU PROJET                                               | 2  |
|------|------------------------------------------------------------------------|----|
| II.  | PLAN DE DEROULEMENT DU PLAN DE VALIDATION                              | 3  |
| 1.   | Phase 1 : etape intermediaire (sans filtre)                            | 3  |
| 2.   | Phase 2: ajout d'un filtre FIR (Gauss)                                 | 4  |
| III. | ENVIRONNEMENT DE TESTS                                                 | 5  |
| IV.  | DESCRIPTION DES TESTS PHASE 1 : CONTROLEUR VGA SANS FILTRE DE GAUSS    | 7  |
| 1.   | VALIDATION DE LA GENERATION DE L'HORLOGE VGA « PIXEL CLOCK »           | 7  |
| 2.   | VALIDATION DE LA SYNCHRONISATION HORIZONTALE (H-SYNC)                  | 8  |
| 3.   | VALIDATION DE LA SYNCHRONISATION VERTICALE (V-SYNC)                    | 10 |
| 4.   | VALIDATION DE L'ENSEMBLE HSYNC ET VSYNC : TIMING GENERALE (TIMING_GEN) | 13 |
| 5.   | VALIDATION DE LA POSITION DU PIXEL (H_CNT) ET SON RESET                | 15 |
| 6.   | VALIDATION DE LA POSITION DU PIXEL SUR UNE TRAME (V_CNT) ET SON RESET  | 17 |
| 7.   | VALIDATION DE LA ZONE D'AFFICHAGE DE L'ECRAN (VIDEO_ON)                | 18 |
| 8.   | VALIDATION GLOBALE DE LA PHASE 1 « CONTROLEUR_VGA » SANS FILTRE        | 20 |
| V.   | DESCRIPTION DES TESTS - PHASE 2 : CONTROLEUR VGA AVEC FILTRE DE GAUSS  | 20 |
| 1.   | VALIDATION DES ENTREES / SORTIES DU FIFO1 (LECTURE- ECRITURE)          | 20 |
| 2.   | VALIDATION DES ENTREES / SORTIES DU FIFO2 (LECTURE-ECRITURE)           | 22 |
| 3.   | VALIDATION DES ENTREES / SORTIES DU CONV-FILTER-GAUSS (CALCUL)         | 23 |
| 4.   | VALIDATION DE LA SYNCHRONISATION DU SYSTEME APRES L'AJOUT DU FILTRE    | 25 |
| 5.   | VALIDATION DU DEGRADE DE GRIS DANS LES BORDS APRES L'AJOUT DU FILTRE   | 26 |
| 6.   | VALIDATION GLOBALE DE LA PHASE 2 « CONTROLEUR_VGA » AVEC FILTRE        | 28 |
| VI.  | MOYEN DE TEST 2 :TEST SUR CIBLE -SET UP -DEBUG - ILA                   | 28 |
| VII. | MOYEN DE TEST 3 : TEST SUR CIBLE - OSCILLOSCOPE                        | 32 |

# I. Vue d'ensemble du projet

Le projet consiste à faire la validation d'une IP de traitement d'image et d'affichage VGA sur cible Zynq7010 :



#### Etape intermédiaire :



#### Phase finale:



Figure 1: contexte du projet : IP de traitement d'image sur cible Zynq7010 et affichage VGA

# II. Plan de déroulement du plan de validation

#### 1. Phase 1 : étape intermédiaire (sans filtre)

Voici un synoptique simplifié de déroulement de plan de validation de la première partie du projet :



Figure 2 : plan de déroulement du plan de validation

### 2. Phase 2 : ajout d'un filtre FIR (Gauss)

Voici un synoptique simplifié de déroulement de plan de validation de la deuxième partie du projet :



Figure 3: plan de déroulement du plan de validation - Phase 2

#### III. Environnement de tests

Le matériel utilisé lors de la phase de validation est le suivant :



Voir annexe du rapport de projet



Le module PmodVGA de Digilent fait l'interface entre la carte FPGA et le port VGA de l'écran. Il comprend 14 broches d'entrée, dont 4 broches pour chaque composante Rouge-Vert-Bleu, soit 4 bits par composante ce qui confère au module une profondeur de  $16 \times 16 \times 16 = 4096$  couleurs. Il reste 2 broches HS et VS pour les signaux de synchronisation horizontale et verticale. La conversion numérique-analogique est effectuée avec un simple réseau de résistances R-2R en conjonction avec la résistance de terminaison standard de  $75 \Omega$  de l'écran VGA. Ce module peut transporter les signaux jusqu'à une fréquence de balayage pixel par pixel de 150 MHz



Un câble VGA mâle-mâle.



Figure 4: Outils à disposition pour réaliser les tests

# IV. Description des tests phase 1 : contrôleur VGA sans filtre de GAUSS

#### 1. Validation de la génération de l'horloge VGA « pixel clock »

#### **Spécification:**

La norme VGA 640x480 pixels à 60Hz impose une fréquence d'horloge pour les pixels de 25,2 MHz.

#### Explication:

- rafraîchissement de l'écran tous les 1 / 60 Hz = 16,6 ms (rafraichi 60 fois par seconde)
- surface d'affichage 800 x 525 pixels, = 420 000 pixels
- chaque pixel doit être traité en 1 / (60 x 800 x 525) ≈ 39,7 ns (nanosecondes)
- Une horloge est donc nécessaire pour cadencer le processus de balayage pixel par pixel : à une fréquence de 1/39,7.10-9 = 25,2 MHz => (cela signifie qu'un pixel a une durée de 1/25200000 s).

<u>Méthode / comment :</u> observer le module ou le composant qui est responsable de cette fonction (IP- PLL par exemple) et valider les entrées / sorties (ici une horloge de 25MHZ)

#### **Outils:**

- Logiciel VIVADO-XILINX : Ce logiciel permet de visualiser sous forme de chronogrammes les sorties produites en fonction des entrées forcées, le tout par simulation.

#### Fiches de test

| Test N°1 clock | <b>gen 01</b> : Vér | fication de la d | génération de « | pixel clock » |
|----------------|---------------------|------------------|-----------------|---------------|
|----------------|---------------------|------------------|-----------------|---------------|

Résumé: Tests permettant de s'assurer que la fréquence générée est celle attendue.

Quoi : la fréquence d'horloge d'affichage des pixels VGA est de (25,2 MHz) : cela signifie qu'un pixel a une durée de 1/25200000 s).

comment/pré-requis : Réaliser un testbench de la fonction pixel-clock avec en entrée une clock de 100MHz et une sortie pixel\_clock

| <u>N° d'étape</u> | Actions de pas:      | <u>Résultats attendus:</u>                                                                                                               |
|-------------------|----------------------|------------------------------------------------------------------------------------------------------------------------------------------|
| 1                 | Lancer la simulation | Vérifier qu'il y a 1/25200000 s entre 2 fronts<br>montants de la clock de sortie pixel_clock<br>=> Pixel time = 1/ Pixel clock = 0,04 μs |
|                   |                      |                                                                                                                                          |

| Type d'exécution:                  | Test_bench             |
|------------------------------------|------------------------|
| Durée estimée<br>d'exéc. (en min): | 30 min                 |
|                                    |                        |
| Cahier d'exigences                 | EXIGENCE_ clock_gen_01 |

### 2. Validation de la synchronisation horizontale (H-sync)

#### **Spécification:**

La synchronisation horizontale repose sur 4 paramètres temporels :

- Sync pulse H\_PW, qui est la durée de l'impulsion de synchronisation, et qui annonce le début d'une nouvelle ligne
- Back porch H\_BP, qui correspond à une durée qui précède l'affichage de la ligne
- L'horizontal video HD, qui correspond à l'affichage effectif des pixels de la ligne
- Front porch H\_FP, délai après l'affichage de la ligne avant le prochain sync pulse

Timing horizontaux attendus:

#### Horizontal timing (line)

Polarity of horizontal sync pulse is negative.

| Scanline part | Pixels | Time [µs]        |
|---------------|--------|------------------|
| Visible area  | 640    | 25.422045680238  |
| Front porch   | 16     | 0.63555114200596 |
| Sync pulse    | 96     | 3.8133068520357  |
| Back porch    | 48     | 1.9066534260179  |
| Whole line    | 800    | 31.777557100298  |

#### General timing

| Screen refresh rate | 60 Hz        |
|---------------------|--------------|
| Vertical refresh    | 31.46875 kHz |
| Pixel freq.         | 25.175 MHz   |

#### Méthode / comment:

- Vérifier si les durées suivantes sont exactes :
  - ο H PW: Durée de l'impulsion de synchronisation = 96 pixels x 0.04 μs = 3.813 μs
  - O H BP = 48 pixels x 0,04  $\mu$ s = 1,90  $\mu$ s
  - O HD = 640 pixels x 0,04 μs = 25,42 μs
  - O H FP = 16 pixels x 0,04  $\mu$ s = 0,635  $\mu$ s

- Vérifier pour chaque front montant de clock pixel et dans le cas ou RST est égal à '1' : si h\_sync = '0'
- Vérifier pour chaque front montant de clock pixel et dans le cas ou RST est égal à '0' : si h\_sync = '1' quand la position pixel H\_POS >= (HD + H\_FP) et (H\_POS < (HD + H\_FP + H\_PW)</li>
- Vérifier si pour chaque ligne horizontale = H\_PW + H\_BP + HD + H\_FP = 128 + 16 + 640 + 16
   = 800 x 0,04 μs = 32 μs (ici 31.77 μs)
- Vérifier le rafraichissement à 60Hz (tous les 16,67 ms)
- Vérifier si on a 525 lignes par image (16,67/0,032)

<u>Test différent</u>: changer la durée de l'impulsion de synchronisation (SP) à 128 au lieu de 96 et changer la durée (BP) qui précède l'affichage à 16 pixels au lieu de 48

 $\rightarrow$  On doit retrouver: H\_PW = 128 pixels x 0,04  $\mu$ s = 5,12  $\mu$ s et H\_BP = 16 pixels x 0,04  $\mu$ s = 0,64  $\mu$ s

**Outils:** logiciel VIVADO-XILINX

#### Fiche de test:

#### **Test N°2** fonction **horizontal\_timing\_gen\_03**: Vérification de la synchronisation horizontale

<u>Résumé</u>: Tests permettant de s'assurer que la fonction horizontal\_timing\_gen\_03: génère la synchronisation horizontale

Quoi : valider un rafraichissement de l'écran (image entière) toutes les 60 Hz

Comment/pré-requis : Réaliser un test-bench de la fonction horizontal\_timing\_gen\_03 avec :

\*en entrée : pixel\_clock et RESET

\*en sortie : signaux logiques de synchronisation horizontale (hsync)

- Lancer la simulation de la fonction horizontal\_timing\_gen\_03 : rajouter les signaux synchronisation horizontale (hsync) et le compteur h\_cnt

| <u>N° d'étape</u> | Actions de pas:                                                                                                                                                              | Résultats attendus:                                   |
|-------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|
| 1                 | Vérifier le rafraichissement de l'ecran (image entier) toutes les 60 Hz : Mesurer le temps entre deux images consécutives quand les compteurs (h_cnt) et (v_cnt) sont à zéro | à 0 et le prochain h_cnt = 0 = v_cnt doit             |
| 2.1               | Vérifier la durée H_PW : Durée de l'impulsion de synchronisation                                                                                                             | Le temps doit être = 96 pixels x 0,04 μs =<br>3,84 μs |

| 2.2                                | Vérifier la plage de signal H_PW :                                                                                                                                                | Vérifier pour chaque front montant de<br>clock pixel et dans le cas ou RST est égal à<br>'0' : si h_sync = '1' si la position pixel (HD<br>+ H_FP + H_PW) > H_POS >= (HD + H_FP)<br>656 >= H_POS >= 751 |
|------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 3                                  | Vérifier la durée de la ligne horizontale                                                                                                                                         | Vérifier si j'ai pour chaque ligne<br>horizontale = H_PW + H_BP + HD + H_FP =<br>128 + 16 + 640 + 16 = 800 x 0,04 μs = 32 μs                                                                            |
| 4                                  | Vérifier le reset de la synchronisation<br>horizontale                                                                                                                            | Vérifier pour chaque front montant de<br>clock pixel et dans le cas ou RST est à '1' :<br>si h_sync = '0'                                                                                               |
| 5                                  | - Test différent : changer la durée de<br>l'impulsion de synchronisation (SP) à 128 au<br>lieu de 96 et changer la durée (BP) qui<br>précède l'affichage à 16 pixel au lieu de 48 | lOn doit retrouver: H PW = 128 nixels xl                                                                                                                                                                |
|                                    |                                                                                                                                                                                   |                                                                                                                                                                                                         |
| Type d'exécution:                  | Test_bench                                                                                                                                                                        |                                                                                                                                                                                                         |
| Durée estimée<br>d'exéc. (en min): |                                                                                                                                                                                   |                                                                                                                                                                                                         |
|                                    |                                                                                                                                                                                   |                                                                                                                                                                                                         |
| Cahier d'exigences                 | EXIGENCE_ horizontal_ timing_gen_03                                                                                                                                               |                                                                                                                                                                                                         |

# 3. Validation de la synchronisation verticale (v-sync)

#### **Spécification:**

La synchronisation verticale, est composée de <u>4 paramètres temporels</u> :

- Sync pulse V\_PW, qui est la durée de l'impulsion de synchronisation, et qui annonce le début d'une nouvelle image
- Back porch V\_BP, qui correspond à une durée qui précède l'affichage
- Vertical video VD, qui correspond à l'affichage effectif
- Front porch V\_FP, délai après l'affichage de l'image avant le prochain sync pulse

Timing verticaux attendus

#### Vertical timing (frame)

Polarity of vertical sync pulse is negative.

| Frame part   | Lines | Time [ms]         |
|--------------|-------|-------------------|
| Visible area | 480   | 15.253227408143   |
| Front porch  | 10    | 0.31777557100298  |
| Sync pulse   | 2     | 0.063555114200596 |
| Back porch   | 33    | 1.0486593843098   |
| Whole frame  | 525   | 16.683217477656   |

#### **General timing**

| Screen refresh rate | 60 Hz        |
|---------------------|--------------|
| Vertical refresh    | 31.46875 kHz |
| Pixel freq.         | 25.175 MHz   |

#### Méthode / comment :

- Vérifier
  - o Le rafraichissement de l'écran (image entière) à 60 Hz toutes les 16,67 ms
  - Le rafraichissement vertical à 31.46875 kHz

Vérifier si les durées suivantes sont exactes :

- Durée de la colonne verticale 16.68 ms
- Durée de la ligne horizontale 31.77μs (32μs)
  - O V\_PW = 2 lignes x 32 μs = 64 μs (Durée de l'impulsion de synchronisation verticale)
  - $\circ$  V\_BP = 29 lignes x 32 μs = 928 μs
  - $\circ$  VD = 480 lignes x 32  $\mu$ s = 15,36 ms
  - $\circ$  V FP = 10 lignes x 32 μs = 320 μs
- Vérifier l'affichage vertical = V\_PW + V\_BP + VD+ V\_FP = 521 x 32μs = 16,67ms = 1/60Hz
- Vérifier le rafraichissement à 60Hz toutes les 16,67 ms

**Outils:** logiciel VIVADO-XILINX

#### Fiche de test:

#### **Test N°3** fonction: **vertical\_timing\_gen\_04**: Vérification de la synchronisation verticale

<u>Résumé:</u> Tests permettant de s'assurer que la fonction vertical\_timing\_gen\_04 : génère la synchronisation vertical

Quoi : valider un rafraichissement vertical : rafraichissement d'une ligne entière à 31.46875 kHz

comment/pré-requis : Réaliser un test-bench de la fonction vertical\_timing\_gen\_04 avec :

 <sup>-</sup> Lancer la simulation de la fonction vertical\_timing\_gen\_04 : rajouter les signaux synchronisation vertical (vsync) et le compteur v\_cnt

| <u>N° d'étape</u> | <u>Actions de pas:</u>                                                        | <u>Résultats attendus:</u>                                                                                                                                                                          |
|-------------------|-------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1                 | rafraichissement d'une ligne complète à                                       | Le temps entre deux (h_cnt) à 800<br>consécutifs doit être 32µs<br>(h_cnt = fin de la ligne et v_cnt = 2 par<br>exemple)                                                                            |
| 2.1               | Vérifier la durée V_PW : Durée de l'impulsion<br>de synchronisation verticale | Le temps doit être = 2 lignes x 32 μs = 64<br>μs (Durée de l'impulsion de<br>synchronisation verticale)                                                                                             |
| 2.2               | Vérifier la plage de signal V_PW :                                            | Vérifier pour chaque front montant de clock pixel et dans le cas ou RST est égal à '0' : si V_sync = '1' quand la position pixel (HD + V_FP + V_PW) > V_POS >= (VD + V_FP) Soit 490 >= V_POS >= 491 |
| 3                 | Vérifier la durée d'une trame verticale                                       | Vérifier si affichage vertical = V_PW + V_BP + VD+ V_FP = 521 lignes x 32μs = 16,67ms = 1/60Hz                                                                                                      |
| 4                 | Vérifier le reset de la synchronisation<br>verticale                          | Vérifier pour chaque front montant de<br>clock pixel et dans le cas ou RST est à '1' :<br>si v_sync = '0'                                                                                           |
|                   |                                                                               |                                                                                                                                                                                                     |
| Type d'exécution: | Test_bench                                                                    |                                                                                                                                                                                                     |

<sup>\*</sup>en entrée : pixel\_clock et RESET

<sup>\*</sup>en sortie : signaux logiques de synchronisation verticale (vsync)

| Durée estimée<br>d'exéc. (en min): | 60 min                            |
|------------------------------------|-----------------------------------|
|                                    |                                   |
| Cahier d'exigences                 | EXIGENCE_ vertical_ timing_gen_04 |

# 4. Validation de l'ensemble HSYNc et VSYNC : timing générale (timing\_gen)

#### **Spécification:**



#### Les entrées de ce module sont :

- Un signal d'horloge pxl\_clk à 25,2 MHz, fréquence de balayage de l'écran pixel par pixel ;
- Un signal RST de réinitialisation, et qui pourra être activé sur appui d'un bouton-poussoir intégré en surface de la carte (pour nous ici bouton 0).

#### En sortie:

- Les signaux logiques de synchronisation horizontale et verticale hsync et vsync ;
- Une sortie couleur



#### Méthode / comment:

Valider les entrées : (fait précédemment)

- La bonne fréquence en entrée (25.2 MHZ)
- RST actif (quand bouton appuyé)

#### Valider les sorties :

- Les signaux logiques de synchronisation horizontale et verticale (hsync et vsync)
- Une sortie couleur

#### **Outils:**

- Logiciel VIVADO-XILINX : Ce logiciel permet de visualiser sous forme de chronogrammes les sorties produites en fonction des entrées forcées, le tout par simulation.

#### Fiche de test :

**Test N°4** fonction : **timing\_gen\_02** : Vérification de la génération des signaux

<u>Résumé :</u> Tests permettant de s'assurer que le composant controleur\_VGA génère bien les signaux logiques de synchronisation horizontale et verticale (h\_sync et v\_sync)

comment/pré-requis : Réaliser un test Bench de la fonction timing\_gen\_02 avec :

\*en entrée : pixel\_clock et RST

\*en sortie : signaux logiques de synchronisation horizontale et verticale (h\_sync et v\_sync) et signal couleurs
- Lancer la simulation de la fonction timing\_gen\_02 : rajouter les signaux synchronisation horizontale
(h\_sync) et verticale (v\_sync) ainsi que les compteurs h\_cnt et v\_cnt

| <u>N° d'étape</u>                               | Actions de pas:                                                                  | <u>Résultats attendus:</u>                                                            |
|-------------------------------------------------|----------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|
| 1                                               |                                                                                  | Vérifier (position pixel) pour un front<br>montant de h_cnt donné => doit être 656    |
| 2                                               | Sur front descendant de la synchronisation horizontale (h_sync), observer h_cnt. | Vérifier (position pixel) pour un front<br>descendant de h_cnt donné => doit être 751 |
| 3                                               | Sur front montant de la synchronisation verticale (v_sync) observer h_cnt.       | Vérifier (position pixel) pour un front<br>montant de v_cnt donné => doit être 490    |
| 4                                               | Sur front descendant de la synchronisation verticale (v_sync) observer h_cnt.    | Vérifier (position pixel) pour un front<br>descendant de v_cnt donné => doit être 491 |
|                                                 |                                                                                  |                                                                                       |
| Type d'exécution :                              | Test_bench                                                                       |                                                                                       |
| <u>Durée estimé</u><br><u>d'exéc (en min) :</u> | 60 min                                                                           |                                                                                       |
|                                                 |                                                                                  |                                                                                       |
| Cahier d'exigence                               | EXIGENCE_ timing_gen_02                                                          |                                                                                       |

# 5. Validation de la position du pixel (h\_cnt) et son reset

#### **Spécification:**

Les coordonnées du point en cours de la surface balayée sur la ligne (entre 0 et 799) sur 10 bits évoluant selon le sens de balayage à la fréquence de l'horloge 25,2 MHz.

#### Méthode / comment :

- Vérifier le reset de compteur de position Horizontale du pixel :
  - Quand (H\_cnt = 800) alors la valeur courante du compteur s'arrête de s'incrémenter et est remis à 0 ; en même temps, on réalisera l'affectation à 1 du signal d'activation du compteur vertical (V\_cnt = 1).

- sinon, le compteur est incrémenté et le signal d'activation du compteur vertical est mis à 0
- Vérifier les coordonnées du point h\_POS de la surface balayée (entre 0 et 799)

Observer h POS entre ces intervalles

#### **Outils:**

- Logiciel VIVADO-XILINX : Ce logiciel permet de visualiser sous forme de chronogrammes les sorties produites en fonction des entrées forcées, le tout par simulation.

#### Fiche de test :

**Test N°5** fonction : compteur\_H\_POS\_05 : Vérification de la position pixel sur la ligne horizontale

<u>Résumé</u>: Tests permettant de s'assurer que la fonction compteur\_H\_POS compte correctement la position pixel sur la ligne horizontale

<u>Comment/pré-requis :</u> Réaliser un test-bench de la fonction compteur\_H\_POS avec :

\*en entrée : pixel\_clock et RESET

\*en sortie : signaux logiques de synchronisation (hsync)

| <u>N° d'étape</u>                         | Actions de pas:                                             | Résultats attendus:                                                                                                                               |
|-------------------------------------------|-------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| 1                                         | Vérifier la position d'un pixel sur la ligne<br>horizontale | Regarder un pixel sur ligne avec une couleur donnée : h_cnt = 355 et couleur rouge On doit voir une colonne horizontale rouge d'épaisseur 1 pixel |
| 2                                         | Vérifier le reset du compteur horizontal                    | Vérifier pour chaque front montant de<br>clock pixel et dans le cas où RST est à '1' :<br>si le compteur H se réinitialise = '0'                  |
|                                           |                                                             |                                                                                                                                                   |
| Type d'exécution :                        | Test_bench                                                  |                                                                                                                                                   |
| <u>Durée</u> estimée<br>d'exéc (en min) : | 60 min                                                      |                                                                                                                                                   |
|                                           |                                                             |                                                                                                                                                   |
| Cahier d'exigences                        | EXIGENCE_ compteur_H_POS_05                                 |                                                                                                                                                   |

# 6. Validation de la position du pixel sur une trame (v\_cnt) et son reset

#### **Spécification:**

Les coordonnées du point en cours de la surface balayée sur la ligne verticale (entre 0 et 524) sur 10 bits évoluant selon le sens de balayage à la fréquence de l'horloge 25,2 MHz.

#### Méthode / comment:

- Vérifier le reset de compteur de position verticale du pixel :
  - Quand (V\_cnt >= 525) et (H\_cnt >= 800) alors la valeur courante du compteur s'arrête de s'incrémenter et est remis à 0;
  - Quand (H\_cnt >= 800) le compteur vertical s'incrémente V\_cnt + 1
- Vérifier les coordonnées du point V\_POS de la surface balayée (entre 0 et 524)

#### Outils:

- logiciel VIVADO-XILINX : Ce logiciel permet de visualiser sous forme de chronogrammes les sorties produites en fonction des entrées forcées, le tout par simulation.

#### Fiche de test:

**Test N°6** fonction : **compteur\_V\_POS\_06** : Vérification de la position pixel sur la ligne Verticale

<u>Résumé</u> : Tests permettant de s'assurer que la fonction compteur\_V\_POS\_06 compte correctement la position pixel sur la ligne horizontale

Comment/pré-requis : Réaliser un test-bench de la fonction compteur V POS 06 avec :

\*en entrée : pixel\_clock et RESET

\*en sortie : signaux logiques de synchronisation (v\_sync)

| N° d'étape | Actions de pas:                                           | Résultats attendus:                                                                                                                                     |
|------------|-----------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1          | Vérifier la position d'un pixel sur la ligne<br>Verticale | Regarder un pixel sur ligne avec une couleur donnée : exemple v_cnt = 500 et couleur rouge On doit voir une ligne horizontale rouge d'épaisseur 1 pixel |
| 2          | Vérifier le reset du compteur Verticale                   | Vérifier pour chaque front montant de<br>clock pixel et dans le cas ou RST est à '1' :<br>si le compteur V se réinitialise à '0'                        |

| Type d'exécution :                               | Test_bench                  |
|--------------------------------------------------|-----------------------------|
| <u>Durée</u> estimée<br><u>d'exéc (en min) :</u> | 60 min                      |
|                                                  |                             |
| Cahier d'exigences                               | EXIGENCE_ compteur_V_POS_06 |

# 7. Validation de la zone d'affichage de l'écran (Video\_On)

#### **Spécification**:



#### Méthode / comment :

Vérifier et valider l'état de l'écran dans ces cas :

- La sortie VIDEO\_ON est à 1 quand :

- La valeur du compteur horizontal est comprise entre H BP et H FP
- La valeur du compteur vertical est comprise entre V\_BP et V\_FP
- Sinon: la sortie VIDEO\_ON (active dans le code) est à 0

Vérifier si on a 525 lignes par image (16,67/0,032, dont 480 visibles)

#### **Outils:**

- logiciel VIVADO-XILINX : Ce logiciel permet de visualiser sous forme de chronogrammes les sorties produites en fonction des entrées forcées, le tout par simulation.

#### Fiche de test :

| <b>Test N°7</b> fonction : <b>display_area_07</b> : Vérification de la zone visible de l'écran                                                                                                                                                                                                                                                            |                                                                 |                                                                                                    |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------|----------------------------------------------------------------------------------------------------|--|
| <u>Résumé :</u> Tests permettant de s'assurer que la fonction <b>display_area_07</b> affiche la bonne zone visible <u>Comment/pré-requis</u> : Réaliser un test-bench de la fonction <b>display_area_07</b> avec :  *en entrée : pixel_clock et RST  *en sortie : signaux logiques de synchronisation (h_sync et v_sync avec leurs compteurs respectives) |                                                                 |                                                                                                    |  |
| <u>N° d'étape</u>                                                                                                                                                                                                                                                                                                                                         | <u>'étape</u> <u>Actions de pas:</u> <u>Résultats attendus:</u> |                                                                                                    |  |
| 1                                                                                                                                                                                                                                                                                                                                                         | Vérifier la largeur de la zone visible                          | Regarder le nombre de pixels visibles sur<br>une ligne de l'écran = on doit trouver h_cnt<br>= 640 |  |
| 2                                                                                                                                                                                                                                                                                                                                                         | Vérifier la hauteur de la zone visible                          | Regarder le nombre de pixels visible en<br>hauteur sur l'écran = on doit trouver v_cnt<br>= 480    |  |
|                                                                                                                                                                                                                                                                                                                                                           |                                                                 |                                                                                                    |  |
| Type d'exécution :                                                                                                                                                                                                                                                                                                                                        | Test_bench                                                      |                                                                                                    |  |
| Durée estimée<br>d'exéc (en min) :                                                                                                                                                                                                                                                                                                                        | 20 min                                                          |                                                                                                    |  |
|                                                                                                                                                                                                                                                                                                                                                           |                                                                 |                                                                                                    |  |
| Cahier d'exigences EXIGENCE_ display_area_07                                                                                                                                                                                                                                                                                                              |                                                                 |                                                                                                    |  |

#### 8. Validation globale de la phase 1 « controleur\_VGA » sans filtre

**Test N°8** Validation globale de la phase 1 « controleur\_VGA » sans filtre

Résumé : Tests permettant de s'assurer de fonctionnement global de la phase 1

<u>Comment/pré-requis</u> : observation visuelle **avec** :

\*en entrée : pixel\_clock et RST

\*en sortie : signaux logiques de synchronisation (h\_sync et v\_sync avec leurs compteurs respectives)

| <u>N° d'étape</u>                                | Actions de pas:                                                         | <u>Résultats attendus:</u>                                                   |
|--------------------------------------------------|-------------------------------------------------------------------------|------------------------------------------------------------------------------|
| 1                                                | Vérifier à l'écran visuellement le bon nombre<br>des carreaux du damier | Regarder à l'écran visuellement le bon<br>nombre des carreaux du damier      |
| 2                                                | Vérifier si le signal est stable                                        | Regarder si aucune coupure (pas de lignes<br>ni points noirs sur l'écran)    |
| 3                                                | Verifier si aucun décalage sur l'ecran                                  | Tester le cas d'un cadre qui entoure l'écran<br>En noir -largeur de 3 pixel) |
|                                                  |                                                                         |                                                                              |
| <u>Type d'exécution :</u>                        | Observation sur écran                                                   |                                                                              |
| <u>Durée</u> estimée<br><u>d'exéc (en min) :</u> | e 15 min                                                                |                                                                              |
|                                                  |                                                                         |                                                                              |
| Cahier d'exigences                               | EXIGENCE_ display_area_07                                               |                                                                              |

# V. Description des tests- phase 2 : contrôleur VGA avec filtre de GAUSS

## 1. Validation des entrées / sorties du fifo1 (lecture- ecriture)

#### **Spécification:**

#### Entrée de la FIFO1:

- Signal (pixel\_L3) sur 12 bits (sortie de pattern\_gen)
- Signal d'autorisation d'écriture dans la FIFO1 (write-enable)

Signal d'autorisation de lecture (rd-enable)

#### Sortie de la FIFO1:

Signal sortie de d-out (pixel-L2) sur 12 bits

#### <u>Méthode / comment :</u>

- Quand la 1e ligne est en train d'être lue :
  - On autorise à écrire dans FIFO1 → (FIFO\_1\_write\_ena)
- Quand la 1e ligne est lue entièrement :
  - On autorise de lire FIFO1 → (FIFO\_1\_read\_ena)

Outils: logiciel VIVADO-XILINX et carte CORA Z7

#### Fiche de test :

#### **Test N°9** test des entrées / sorties du fifo1 (lecture- écriture)

<u>Résumé : </u>Tests permettant de s'assurer que la fonction FIR\_**Filter\_08** remplit son rôle de filtre de matrice 3x3

<u>Comment/pré-requis</u> : Réaliser un test-bench de la fonction FIR\_**Filter\_08** avec :

\*en entrée : signal sortie de pattern\_gen (12 bits) et autorisation d'écriture dans le FIFO1

\*en sortie : signal data RGB : couleur sur (12 bits)

| <u>N° d'étape</u>  | Actions de pas:                                                                                                                                                    | <u>Résultats attendus:</u>                                                                                     |
|--------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------|
| 1                  | Vérifier la valeur du pixel_L3 (l'écriture<br>dans la FIFO)                                                                                                        | Regarder quand la 1e ligne est en train d'être lue si (FIFO_1_write_ena) est active                            |
| 2                  | Vérifier les conditions de lecture de la fifo : On lit dans FIFO_1 si : - FIFO_1 n'est pas vide - et si la première ligne est entièrement lue (Init doit être à 0) | Vérifier quel le signal full est toujours à zéro<br>et que la lecture est autorisée quand Init<br>passe à zéro |
| 3                  | Vérifier le flux de l'autorisation de lecture de<br>la FIFO1                                                                                                       | Regarder quand la première ligne est<br>entièrement lue : si (FIFO_1_read_ena) est<br>active (h_cnt = 800)     |
|                    | 1                                                                                                                                                                  |                                                                                                                |
| Type d'exécution : | Test_bench                                                                                                                                                         |                                                                                                                |

| <u>Durée estimée</u><br><u>d'exéc (en min) :</u> | 60 min                          |
|--------------------------------------------------|---------------------------------|
|                                                  |                                 |
| Cahier d'exigences                               | EXIGENCE_ FIR_ <b>Filter_08</b> |

#### 2. Validation des entrées / sorties du fifo2 (lecture-écriture)

#### **Spécification:**

#### Entrée de la FIFO2:

- Signal (pixel-L3) sur 12 bits (sortie de FIFO1)
- Signal d'autorisation d'écriture dans la FIFO2 (write-enable)
- Signal d'autorisation de lecture (rd-enable)

#### Sortie de la FIFO2:

Signal sortie de d-out (pixel-L2) sur 12 bits

#### **Méthode / comment :**

- Quand la 1ere ligne est lue entièrement et que la première ligne est entièrement lue :
  - On autorise à écrire dans FIFO2 → (FIFO\_2\_write\_ena)
- Quand la 2e ligne est lue entièrement :
  - On autorise de lire FIFO2 → (FIFO\_2\_read\_ena)

Outils: logiciel VIVADO-XILINX et carte CORA Z7

#### Fiche de test :

| Test N°10 test des entrées / sorties du fifo2 (lecture- écriture)                                                            |                 |                     |
|------------------------------------------------------------------------------------------------------------------------------|-----------------|---------------------|
| <u>Résumé : Tests permettant de s'assurer que la fonction FIR_<b>Filter_08</b> remplit son rôle de filtre de matrice 3x3</u> |                 |                     |
| <u>Comment/pré-requis</u> : Réaliser un test-bench de la fonction FIR_ <b>Filter_08</b> avec :                               |                 |                     |
| *en entrée : signal sortie de pattern_gen (12 bits) et autorisation d'écriture dans le FIFO1                                 |                 |                     |
| *en sortie : signal data RGB : couleur sur (12 bits)                                                                         |                 |                     |
| <u>N° d'étape</u>                                                                                                            | Actions de pas: | Résultats attendus: |

| 1                                  | Vérifier les conditions d'écriture dans la FIFO_2                                                                                                          | Regarder quand (FIFO_2_write_ena) est<br>active : la 1e ligne est entièrement lue (Init<br>passe à 0) et la ligne 2 en train d'être lue (par<br>FIFO_1)       |
|------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2                                  | Vérifier les conditions de remplissage de la<br>fifo2 :<br>On écrit dans FIFO2 si :<br>- FIFO2 n'est pas rempli<br>- et si la première est entièrement lue | Vérifier quel le signal full est toujours à zéro<br>Regarder si l'autorisation d'écriture passe à<br>1 pour v_cnt = 0 et h-cnt = 800                          |
| 3                                  | Vérifier le flux de l'autorisation de lecture de<br>la FIFO2                                                                                               | FIFO_2_read_ena est active quand la<br>deuxième ligne est entièrement lue<br>Regarder si l'autorisation de lecture passe à<br>1 pour v_cnt = 1 et h-cnt = 800 |
| Type d'exécution :                 | Test_bench                                                                                                                                                 |                                                                                                                                                               |
| Durée estimée<br>d'exéc (en min) : | <u>e</u> 60 min                                                                                                                                            |                                                                                                                                                               |
| Cahier d'exigences                 | S EXIGENCE_ FIR_ <b>Filter_08</b>                                                                                                                          |                                                                                                                                                               |

#### 3. Validation des entrées / sorties du Conv-filter-Gauss (calcul)

#### **Spécification:**

Entrée de Conv-filter-Gauss:

- Signal (pixel-L3) sur 12 bits (sortie de pattern\_gen)
- Signal sortie de d-out (pixel-L2) du FIFO 1 sur 12 bits
- Signal sortie de d-out (pixel-L1) du FIFO 2 sur 12 bits

#### Sortie de Conv-filter-Gauss:

- Signal pixel-out : sur 12 bits

#### Méthode / comment :

| Nous avons un masque | Nous avons un masque de | Les pixels utilisés dans le calcul |
|----------------------|-------------------------|------------------------------------|
| kernel 3x3 : K =     | Gaussien 3x3:           | sont nommés                        |
| C1 C2 C3             | 1 2 1                   | C1 C2 C3                           |
| L1  K11 K12 K13      | 2 4 2                   | L1  P11 P12 P13                    |
| L2  K21 K22 K23      | 1 2 1                   | L2  P21 P22 P23                    |
| L3  K31 K32 K33      |                         | L3  P31 P32 P33                    |
|                      |                         |                                    |

Etant donné que tous les coef sont des multiples de 2, nous allons utiliser les décalages de bits pour les opérations de multiplication et de division.

A chaque coup d'horloge, on décale de 1 le masque vers la droite, donc les pixels à considérer vont vers la gauche : P11 <= P12, P21 <= P22, ... P32 <= P33

Les valeurs de P13, P23 et P33 sont les nouvelles valeurs à considérer, donc les inputs de la fonction Pixel L1 / Pixel L2 / Pixel L3

Pixel\_out sera la valeur du pixel à appliquer aux coordonnées du pixel P22 en sortie du filtre (pour pixel\_out nous avons besoin d'un signal 16 bits car max = (signal 12 bits) \* (4 bits) (poids masque 16 = 2^4)

Outils: logiciel VIVADO-XILINX

#### Fiche de test :

#### **Test N°11** test des entrées / sorties du Conv-filter-Gauss (calcul)

<u>Résumé : Tests permettant de s'assurer que la fonction FIR\_**Filter\_08** remplit son rôle de filtre de matrice 3x3 <u>Comment/pré-requis</u> : Réaliser un test-bench de la fonction FIR\_**Filter\_08** avec :</u>

\*en entrée : signal sortie de pattern\_gen (12 bits) et autorisation d'écriture dans le FIFO1

\*en sortie : signal data RGB : couleur sur (12 bits)

| <u>N° d'étape</u> | Actions de pas:                              | <u>Résultats attendus:</u>                                                                                                                      |
|-------------------|----------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| 1                 | multiplication: Application du masque KERNEL | Regarder le décalage de bit à droite en<br>fonction des éléments du masque<br>(x2 = décalage 1 bit à droite)<br>(x4 = décalage 2 bits à droite) |
| 2                 | Vérifier la somme                            | Vérifier la somme                                                                                                                               |

| 3                                         | Regarder le décalage de bit à gauche : on<br>Vérifier la 3ème opération de calcul : divise par le poids du masque (16)<br>division (/16 = /2^4 donc on aura un décalage 4 bits<br>à gauche) |
|-------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                           |                                                                                                                                                                                             |
| Type d'exécution :                        | Test_bench                                                                                                                                                                                  |
| <u>Durée estimée</u><br>d'exéc (en min) : |                                                                                                                                                                                             |
|                                           |                                                                                                                                                                                             |
| Cahier d'exigences                        | EXIGENCE_ FIR_ <b>Filter_08</b>                                                                                                                                                             |

# 4. Validation de la synchronisation du système après l'ajout du filtre

#### **Spécification:**

L'ajout de deux FIFOs implique l'ajout d'une latence à l'ensemble du projet.

#### Méthode / comment :

- o Prendre en compte le facteur latence des FIFOs
- o Se synchroniser avec HSYNC et VSYNC pour un affichage sur écran

Outils: logiciel VIVADO-XILINX

#### Fiche de test:

| Test N°12 de la sy                                                                                                                                                                                                                                                                                                                                                          | Test N°12 de la synchronisation du système après l'ajout du filtre |                                                                                         |  |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|-----------------------------------------------------------------------------------------|--|--|
| <u>Résumé</u> : Tests permettant de s'assurer que la fonction FIR_ <b>Filter_08</b> rempli son role de filtre de matrice 3x3 <u>Comment/pré-requis</u> : Réaliser un test-bench de la fonction FIR_ <b>Filter_08</b> avec:  *en entrée: signal sortie de pattern_gen (12 bits) et autorisation d'écriture dans le FIFO1  *en sortie: signal data RGB: couleur sur (12 bits) |                                                                    |                                                                                         |  |  |
| <u>N° d'étape</u>                                                                                                                                                                                                                                                                                                                                                           | Actions de pas :                                                   | <u>Résultats attendus :</u>                                                             |  |  |
| 1                                                                                                                                                                                                                                                                                                                                                                           | Vérifier les coordonnées h_sync et v_sync                          | Regarder les coordonnées h_sync et v_sync                                               |  |  |
| 2                                                                                                                                                                                                                                                                                                                                                                           | Regarder le nombre de cycle d'horloge de<br>décalage               | Regarder les signaux h_decal et v_decal sont<br>ajoutés aux calculs de h_sync et v_sync |  |  |

| Type d'exécution :                                          | Test_bench |
|-------------------------------------------------------------|------------|
| Durée estimée<br>d'exéc (en min) :                          | 40 min     |
|                                                             |            |
| Cahier d'exigences EXIGENCE_ display_area_07, timing_gen_02 |            |

# 5. Validation du dégradé de gris dans les bords après l'ajout du filtre <a href="Spécification">Spécification</a>:

La palette de notre image en niveaux de gris est constituée par les 16 couleurs comprises entre 0,0,0 et 15,15,15 donc <u>16 nuances de gris</u>

#### **Méthode / comment :**

- Nous avons deux couleurs noir et blanc qui varient de 0 à 1 Volt
- La partie comprise entre 0,3V et 1V détermine la luminosité du spot :
  - Quand le signal est à 1Volt, le spot est blanc (luminosité maximale)
  - Entre 0,375 et 1 V il est gris plus ou moins foncé suivant la tension.
  - Quand le signal est inférieur à 0,375V le spot est noir (éteint)
- La zone BC et DA' à 0,3V sert à repérer le niveau du noir, on l'appelle aussi zone de blanking.
- La ligne représentée à droite, dite en escalier, commence par une plage blanche puis par un gris clair puis par une plus foncée, pour arriver jusqu'au noir ; si toutes les lignes de l'image sont identiques à celle-ci, on obtient une mire de barres.



Outils: logiciel VIVADO-XILINX et carte CORA Z7

#### Fiche de test:

| Test N°13 de la dégradation de gris dans les bords après l'ajout du filtre        |                                                                                                                                                                                                                           |                                                                                              |  |
|-----------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|--|
|                                                                                   | <u>Résumé:</u> Tests permettant de s'assurer que la palette de notre image en niveaux de gris est constituée par les 16 couleurs comprises entre 0,0,0 et 15,15,15 qui y sont sauvegardées donc <u>16 nuances de gris</u> |                                                                                              |  |
| N° d'étape                                                                        | Actions de pas :                                                                                                                                                                                                          | <u>Résultats attendus :</u>                                                                  |  |
| 1                                                                                 | Vérifier le nombre de dégradation de la couleur gris                                                                                                                                                                      | Regarder le niveau de dégradé de gris entre<br>un carreau blanc et noir (fff et 000 en hexa) |  |
| 2                                                                                 | Regarder le nombre de cycle d'horloge de<br>décalage                                                                                                                                                                      | Regarder les signaux h_decal et v_decal sont ajoutés aux calculs de h_sync et v_sync         |  |
|                                                                                   |                                                                                                                                                                                                                           |                                                                                              |  |
| Type d'exécution:                                                                 | ype d'exécution: Test_bench                                                                                                                                                                                               |                                                                                              |  |
| <u>Durée estimée</u><br><u>d'exéc (en min) :</u>                                  |                                                                                                                                                                                                                           |                                                                                              |  |
|                                                                                   |                                                                                                                                                                                                                           |                                                                                              |  |
| Cahier d'exigences EXIGENCE_ horizontal_ timing_gen_03 et vertical_ timing_gen_04 |                                                                                                                                                                                                                           |                                                                                              |  |

### 6. Validation globale de la phase 2 « controleur\_VGA » avec filtre

**Test N°14** Validation globale de la phase 2 « controleur\_VGA » avec filtre

<u>Résumé : Tests permettant de s'assurer de fonctionnement global de la phase 2</u>

Comment/pré-requis : observation visuelle avec :

\*en entrée : pixel clock et RST

\*en sortie : signaux logiques de synchronisation (h\_sync et v\_sync avec leurs compteurs respectives)

| <u>N° d'étape</u>                  | Actions de pas:                                                         | Résultats attendus:                                                          |
|------------------------------------|-------------------------------------------------------------------------|------------------------------------------------------------------------------|
| 1                                  | Vérifier à l'écran visuellement le bon nombre<br>des carreaux du damier | Regarder à l'écran visuellement le bon<br>nombre des carreaux du damier      |
| 2                                  | Vérifier si le signal est stable                                        | Regarder si aucune coupure (pas de lignes<br>ni points noirs sur l'écran)    |
| 3                                  | Verifier si aucun décalage sur l'ecran                                  | Tester le cas d'un cadre qui entoure l'écran<br>En noir -largeur de 3 pixel) |
|                                    |                                                                         |                                                                              |
| Type d'exécution :                 | Observation sur écran                                                   |                                                                              |
| Durée estimée<br>d'exéc (en min) : | 115 min                                                                 |                                                                              |
|                                    |                                                                         |                                                                              |
| Cahier d'exigences                 | EXIGENCE_ display_area_07                                               |                                                                              |

# VI. Moyen de test 2 :test sur cible-set up-debug- ILA

Test fonctionnel sur cible

**Test N°15** sur **cible** horizontal\_timing\_gen\_03 : Vérification de la synchronisation horizontale

<u>Résumé</u>: Tests permettant de s'assurer que la fonction horizontal\_timing\_gen\_03 génère bien les signaux logiques de synchronisation horizontale

Quoi: validation sur cible de signal de synchronisation horizontale (hsync)

<u>Comment/pré-requis</u> : Réaliser un test ILA de la fonction horizontal\_timing\_gen\_03

<u>N° d'étape</u> <u>Actions de pas :</u> <u>Résultats attendus :</u>

| 1                                  | Lancer la simulation de la synchronisation horizontale (hsync)    | Mettre un trigger sur un front montant de la sortie de VGA-HS-OBUF → Observer le décalage de registre h_cnt-reg pour assurer la synchronisation |
|------------------------------------|-------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| 2                                  | Vérifier le rafraichissement de l'écran<br>(image entier) à 60 Hz | Regarder le temps entre deux triggers placés sur<br>h_cnt=0 et v_cnt=0<br>(Le temps doit être = 1/60 s)                                         |
|                                    |                                                                   |                                                                                                                                                 |
| Type d'exécution :                 | ILA (sur cible)                                                   |                                                                                                                                                 |
| Durée estimée<br>d'exéc (en min) : | 130 min                                                           |                                                                                                                                                 |
|                                    |                                                                   |                                                                                                                                                 |
| Cahier d'exigences                 | ahier d'exigences EXIGENCE_ horizontal_ timing_gen_03             |                                                                                                                                                 |

#### **Test fonctionnel sur cible**

**Test N°16** test fonctionnel sur **cible** vertical\_timing\_gen\_04 : Vérification de la synchronisation verticale

<u>Résumé</u>: Tests permettant de s'assurer que la fonction vertical\_timing\_gen\_04 génère bien les signaux logiques de synchronisation verticale

Quoi: validation sur cible de signal de synchronisation horizontale (vsync)

Comment/pré-requis : Réaliser un test ILA de la fonction vertical\_timing\_gen\_04

| <u>N° d'étape</u>  | Actions de pas :                                        | <u>Résultats attendus :</u>                                                                                                                     |
|--------------------|---------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| 1                  |                                                         | Mettre un trigger sur un front montant de la sortie de VGA-VS-OBUF → Observer le décalage de registre h_cnt-reg pour assurer la synchronisation |
| 2                  | Vérifier le rafraichissement vertical à<br>31.46875 kHz | Regarder le temps entre deux triggers placés sur<br>h_cnt=800 et v_cnt=2<br>(Le temps doit être = 1/31.46875 kHz)                               |
|                    |                                                         |                                                                                                                                                 |
| Type d'exécution : | ILA (sur cible)                                         |                                                                                                                                                 |

| <u>Durée estimée</u> d'exéc (en min) :               |  |
|------------------------------------------------------|--|
|                                                      |  |
| Cahier d'exigences EXIGENCE_ vertical_ timing_gen_04 |  |

#### Test fonctionnel sur cible

#### **Test N°17** Vérification de la génération des signaux, sortie de calcul et sorites des FIFOs

<u>Résumé</u>: Tests permettant de s'assurer que le composant controleur\_VGA génère bien les signaux logiques de synchronisation horizontale et verticale (hsync et vsync) et le bon calcul après ajout de filtre.

Quoi: validation sur cible des signaux logiques de synchronisation horizontale et verticale (hsync et vsync)

<u>Comment/pré-requis</u>: Réaliser un test ILA de la fonction timing\_gen\_**02,** FIR\_Filter\_**08**,

| <u>N° d'étape</u>                  | Actions de pas:                                                                                                   | Résultats attendus:                                                 |
|------------------------------------|-------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|
| 1                                  | Vérifier la synchronisation horizontale<br>(hsync), avec la sortie de calcul du filtre et<br>les sorties des Fifo | IFIFO1 read-enable et FIFO2 write-enable enl                        |
| 2                                  | Vérifier la sortie du filtre (calcul)                                                                             | Mettre un trigger sur les sorties des PIXEL L1 PIXEL L2 et PIXEL L3 |
|                                    |                                                                                                                   |                                                                     |
| Type d'exécution :                 | ILA (sur cible)                                                                                                   |                                                                     |
| Durée estimée<br>d'exéc (en min) : | 60 min                                                                                                            |                                                                     |
|                                    |                                                                                                                   |                                                                     |
|                                    |                                                                                                                   |                                                                     |

#### **Test N°18** ILA test des entrées / sorties du Conv-filter-Gauss (calcul)

<u>Cahier d'exigences</u> | **EXIGENCE\_timing\_gen\_02, FIR\_Filter\_08** 

<u>Résumé : Tests permettant de s'assurer que la fonction FIR\_**Filter\_08** remplit son rôle de filtre de matrice 3x3 <u>Comment/pré-requis</u> : Paramétrer l'ILA avec les signaux à observer et à trigger.</u>

| <u>N° d'étape</u>                  | Actions de pas:                                             | <u>Résultats attendus:</u>                                                                                                                              |
|------------------------------------|-------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1                                  | Vérifier les conditions d'écriture dans la FIFO_1 et FIFO_2 | Regarder quand (FIFO_2_write_ena) est<br>active : la 1e ligne est entièrement lue (Init<br>passe à 0) et la ligne 2 en train d'être lue (par<br>FIFO_1) |
| 2                                  |                                                             | Regarder (FIFO_2_read_ena) est active :<br>quand la deuxième ligne est entièrement lue                                                                  |
|                                    |                                                             |                                                                                                                                                         |
| Type d'exécution :                 | ype d'exécution : lla                                       |                                                                                                                                                         |
| Durée estimée<br>d'exéc (en min) : | 130 min                                                     |                                                                                                                                                         |
|                                    |                                                             |                                                                                                                                                         |
| Cahier d'exigences                 | Cahier d'exigences EXIGENCE_ FIR_ <b>Filter_08</b>          |                                                                                                                                                         |

| Test N°19 ILA                                                                                                                                                                                         | Test N°19 ILA test dégradée du gris sur ILA |                                    |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------|------------------------------------|--|
| <u>Résumé :</u> Tests permettant de voir les niveaux de gris suite à l'application du filtre de matrice 3x3<br><u>Comment/pré-requis</u> : Paramétrer l'ILA avec les signaux à observer et à trigger. |                                             |                                    |  |
| <u>N° d'étape</u>                                                                                                                                                                                     | Actions de pas :                            | <u>Résultats attendus :</u>        |  |
| 1                                                                                                                                                                                                     | Vérifier les niveaux de degradés<br>du gris | Regarder combien de Niveau de gris |  |
| <u>Cahier</u><br><u>d'exigences</u>                                                                                                                                                                   | EXIGENCE_ FIR_ <b>Filter_08</b>             |                                    |  |

# VII. MOYEN DE TEST 3 : test sur cible- oscilloscope

Test N°20 Mesure du Temps entre 2 lignes

**Test N°21** Mesure Temps de H\_sync = 3.8μs

Test N°22 Mesure pulse H\_PW

Test N°23 Mesure de V-SYNC

Test N°24 Mesure de H-SYNC

Test N°25 Mesure de dégradé du gris avec V-SYNC

Test N°26 Mesure de dégradé du gris avec H-SYNC